<<<    Index    >>>
INDEX-9
INDEX
saving state of EFLAGS register . . . . . . . .3-10
U
UD2 instruction. . . . . . . . . . . . . . . . . . . . .6-2
6-45
UE (numeric overflow exception) flag, 
FPU status word . . . . . . . . . .7-14
7-56
Underflow, FPU exception 
(see Numeric underflow exception)
Underflow, FPU stack . . . . . . . . . . . . . .7-51
7-52
Underflow, numeric . . . . . . . . . . . . . . . . . . . . . .7-7
Un-normal number. . . . . . . . . . . . . . . . . . . . . .7-30
Unsigned integers . . . . . . . . . . . . . 5-5
6-26
6-27
Unsupported floating-point formats . . . . . . . . .7-30
Unsupported FPU instructions. . . . . . . . . . . . .7-43
V
Vector (see Interrupt vector)
VIF (virtual interrupt) flag, EFLAGS register . .3-13
VIP (virtual interrupt pending) flag, 
EFLAGS register . . . . . . . . . . . . . . .3-13
Virtual 8086 mode
description of . . . . . . . . . . . . . . . . . . . . . . .3-13
memory model . . . . . . . . . . . . . . . . . . . . . . .3-4
VM (virtual 8086 mode) flag, EFLAGS register3-13
W
Waiting instructions . . . . . . . . . . . . . . . . . . . . .7-42
WAIT/FWAIT instructions. . . . . . . . . . . .7-42
7-59
WBINVD instruction. . . . . . . . . . . . . . . . . . . . . .6-3
Word. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .5-1
Wraparound mode (MMX instructions) . . . . . . .8-6
WRMSR instruction . . . . . . . . . . . . . . . . .6-2
11-2
X
XADD instruction . . . . . . . . . . . . . . . . . . .6-3
6-22
XCHG instruction. . . . . . . . . . . . . . . . . . . . . . .6-21
XLAT/XLATB instruction . . . . . . . . . . . . . . . . .6-45
XOR instruction . . . . . . . . . . . . . . . . . . . . . . . .6-29
Z
ZE (division-by-zero exception) flag, 
FPU status word . . . . . . . . . . . . . . .7-14
Zero, floating-point format . . . . . . . . . . . . . . . . .7-6
ZF (zero) flag, EFLAGS register . . . . . . . . . . .3-12
<<<    Index    >>>